AD9691的使用

AD9691时钟输入范围0.3~4GHz,当时钟频率为采样率的整数倍时,需要使用input clock divider。

DA可直接输入时钟源(~2.8GHz),或使用内置PLL(f_ref=35M~1GHz)。

DA也就是204B的RX,还需要注意Link Delay,让LMFC有相同延迟–>LMFC_rx对应帧边界。